متن کامل پایان نامه مقطع کارشناسی ارشد رشته مهندسی برق

 

با عنوان : طراحی و شبیه سازی پردازنده سیستولیکی برای جداسازی و شناسایی رشته پالس های متداخل

 

در ادامه مطلب می توانید تکه هایی از ابتدای این پایان نامه را بخوانید

 

و در صورت نیاز به متن کامل آن می توانید از لینک پرداخت و دانلود آنی برای خرید این پایان نامه اقدام نمائید.

 

دانشگاه آزاد اسلامی

 

واحد تهران جنوب

 

دانشکده تحصیلات تکمیلی

 

پایان نامه برای دریافت درجه کارشناسی ارشد

 

مهندسی برق – الکترونیک

 

عنوان:

 

طراحی و شبیه سازی پردازنده سیستولیکی برای جداسازی و شناسایی رشته پالس های متداخل

 

یک مطلب دیگر :

برای رعایت حریم خصوصی اسامی استاد راهنما،استاد مشاور و نگارنده درج نمی شود

تکه هایی از متن به عنوان نمونه :
(ممکن است هنگام انتقال از فایل اصلی به داخل سایت بعضی متون به هم بریزد یا بعضی نمادها و اشکال درج نشود ولی در فایل دانلودی همه چیز مرتب و کامل است)
چکیده
حل محاسبات مربوط به معادلات اختلاف زمان ورود پالس های متداخل رادار یکی از مهمترین الگوریتم های شناسایی پالس های رادار می باشد که در طراحی این سیستم ها عوامل مهمی از جمله سرعت مد نظر است و در سیستم های پردازش موازی از پردازنده ها و حافظه های مربوط به آن برای هدف خاصی مورد استفاده قرار می گیرد که آرایه سیستولیک (تپنده) یک حالت ویژه ای از پردازش موازی است و برای اهداف خاصی مورد طراحی و پردازش قرار می گیرد. لذا با حل معادلات مربوط به ماتریس اختلاف زمان ورودی پالس های متداخل رادار و انجام عملیات ماتریسی می توان نوع پالس را تشخیص داد که این عملیات شامل تجزیه ماتریس اختلاف زمان ورود به بالا و پایین مثلثی و سپس به دست آوردن ماتریس معکوس اختلاف زمان ورود پالس ها می باشد. و با شناخت عناصر قطر اصلی ماتریس معکوس اختلاف زمان ورود پالس ها می توا

پایان نامه و مقاله

ن نوع پالس را تشخیص داد و با پیاده سازی ماتریس معکوس اختلاف زمان ورود پالس ها با آرایه تپنده دارای کارایی و دقت بیشتری خواهیم بود که در این پروژه مورد طراحی و بررسی قرار می گیرد. که در این پروژه الگوریتم قسمت های مختلف مورد نیاز مسئله طراحی شد. و فلوچارت های مربوطه تهیه گردید و سپس با نرم افزار مطلب شبیه سازی شده است که در پیوست آورده شده است. همچنین با یک مثال از محیط راداری در محیط مطلب، نوع پالس مورد ارزیابی قرار گرفته است.

مقدمه
برای شناسایی پالس های متداخل رادار با استفاده از ماتریس معکوس اختلاف زمان ورود پالس ها و اجرا با پردازنده سیستولیک در این پروژه، آرایه تپنده و کلیات مربوط به آن در بخش اول مورد بحث قرار می گیرد که در این بخش دلیل استفاده از سیستم های پردازش موازی، خصوصیات آرایه تپنده و الگوریتم مربوط به آن و چند مثال از طراحی آرایه تپنده مورد بررسی قرار می گیرد. که در این بخش بیشتر به مفاهیم و کلیات آرایه تپنده پرداخته شده است. در بخش دوم پردازش موازی که شامل دو قسمت مهم در نوع ارتباط پردازنده ها و حافظه ها است به طور کامل بحث می شود که این بخش دارای پنج فصل است که شامل مقدمه ای بر معماری پردازش موازی، خطوط ارتباطی شبکه های چند پردازنده، آنالیز کارآیی معماری چند پردازنده، معماری به اشتراک گذاشتن حافظه و معماری ارسال پیام می باشد. و در این بخش اساس سیستم های پردازش موازی مورد بحث و تجزیه و تحلیل قرار می گیرد. چون که آرایه تپنده یک حالت خاص از سیستم پردازش موازی می باشد. بخش سوم شامل دو فصل می باشد، که در فصل اول مربوط به آن کلیات مربوط به طراحی پردازنده تپنده بر دو روش طراحی براساس پارامتر و وابستگی نگاشت الگوریتم ها بر روی آرایه تپنده شرح داده می شود. و در فصل دوم آن که قسمت مهم طراحی پروژه می باشد الگوریتم شناسایی پالس های متداخل بیان می گردند و سپس فلوچارت ها با توجه به الگوریتم برنامه رسم می گردند. و با توجه به الگوریتم ها، گراف وابستگی طراحی می گردند و در نتیجه پردازنده آرایه برای شناسایی پالس های متداخل شبیه سازی می شود.

موضوعات: بدون موضوع  لینک ثابت


فرم در حال بارگذاری ...